您的位置首页  网络科技  前端

2021EDA设计超级精英挑战赛已开启!

  “2021集成电路EDA设计精英挑战赛”已启动报名,大赛面向国内外集成电路学科、软件与计算机学科,发展水平较高的相关专业在校大学生,开放参赛资格。作为国内集成电路行业发展规划前端的一项重要赛事,自2019年举办以来,已经具备广泛的影响力。

  安路科技作为国内领先的FPGA芯片公司,拥有国际顶尖的EDA技术团队,自主开发出包括逻辑综合、布局布线、物理优化、时序分析等功能的全流程软件工具,自主EDA软件支持着FPGA中国芯在工业、通信、消费电子等领域的广泛应用。EDA算法与芯片设计相辅相成,共同创造了FPGA产业。

  作为本届大赛赞助方之一,安路科技将不遗余力地推进本次赛事。希望通过本赛题,促进EDA人才在中国的培养,更希望让更多同学关注FPGA EDA领域,关注国产FPGA。

  随着FPGA电路设计的复杂度的提升,设计者们越来越关注高层次的设计方法。为了提高在设计过程中的交互性,schematic(逻辑电路图)的使用是至关重要的。传统上,设计者们根据EDA工具的反馈结果手动绘制逻辑图,这将导致大量时间和精力的浪费,甚至容易导致错误。Schematic的自动绘制工具不但可以根据电路网表快速、准确地绘制出相应的逻辑图,从而帮助设计人员理解电路,缩短电路设计开发周期,还可以作为电路设计的开发文档留存。

  Schematic具体是对instance和net进行绘制,其中net之间的交叉线数量是个重要的指标。为了让schematic看起来简洁规整,需要通过合理的布局布线来减少交叉线数量。

  袁珺琦,2018年博士毕业于复旦大学微电子学系,在读期间主要研究FPGA布局,提出了基于范围约束的模拟退火算法。在2020年底加入安路科技,完成Schematic Viewer的开发后加入后端组,负责布局相关的工作。

  邸志雄,西南交通大学信息学院电子系副系主任,研究方向为数字芯片物理实现算法,高性能图像编解码芯片设计。主持国家自然科学基金、四川省科技厅重点项目等,参与完成了我国自主研制的首颗宇航级高速图像压缩芯片“雅芯-天图”(已应用于“嫦娥”系列探月工程等),在IEEE GRSL、IEEE TCAS2、IEEE TIE、GLS-VLSI、电子学报等发表论文多篇。获2020年“詹天佑-教书育人奖”、2021年阿里云第16期 MVP。

  内容:重点介绍完成该道赛题需要具备哪些专业知识背景和基础知识,拆解赛题,帮助参赛选手理解题目:任务目标、赛题难点、解题思路、解题步骤等。

免责声明:本站所有信息均搜集自互联网,并不代表本站观点,本站不对其真实合法性负责。如有信息侵犯了您的权益,请告知,本站将立刻处理。联系QQ:1640731186